<i id="1upou"></i>
    <track id="1upou"></track>
  • <mark id="1upou"></mark>

    1. <source id="1upou"><ins id="1upou"></ins></source><bdo id="1upou"><li id="1upou"><delect id="1upou"></delect></li></bdo>

    2. <video id="1upou"></video>
    3. <strong id="1upou"><form id="1upou"><samp id="1upou"></samp></form></strong>

      fpga開發流程

      發布時間:2023-09-18
      原理圖和hdl(hardware description language,硬件描述語言)是兩種最常用的數字硬件電路描述方法,其中hdl設計法具有更好的可移植性、通用性和模塊劃分與重用性的特點,在目前的工程設計中被廣泛使用,下面對fpga設計熟悉電路時的開發流程是基于hdl的。
      圖 fpga的開發流程
      1) 系統功能設計
      在系統設計之前,首先要進行的是方案論證、系統設計和fpga芯片選擇等準備工作。系統工程師根據任務要求,如系統的指標和復雜度,對工作速度和芯片本身的各種資源、成本等方面進行權衡,選擇合理的設計方案和合適的器件類型。一般都采用自頂向下的設計方法,把系統分成若干個基本單元,然后再把每個基本單元劃分為下一層次的基本單元,一直這樣做下去,直到可以直接使用eda元件庫為止。
      2) rtl級hdl設計
      rtl級(register transfer level,寄存器傳輸級)指不關注寄存器和組合邏輯的細節(如使用了多少個邏輯門、邏輯門的連接拓撲結構等),通過描述數據在寄存器之間的流動和如何處理、控制這些數據流動的模型的hdl設計方法。rtl級比門級更抽象,同時也更簡單和高效。rtl級的最大特點是可以直接用綜合工具將其綜合成為門級網表,其中rtl級設計直接決定著系統的功能和效率。
      3) rtl級仿真
      也稱為功能(行為)仿真,或是綜合前仿真,是在編譯之前對用戶所設計的電路進行邏輯功能驗證,此時的仿真沒有延遲信息,僅對初步的功能進行檢測。仿真前,要先利用波形編輯器和hdl等建立波形文件和測試向量(即將所關心的輸入信號組合成序列),仿真結果將會生成報告文件和輸出信號波形,從中便可以觀察各個節點信號的變化。如果發現錯誤,則返回設計修改邏輯設計。常用的工具有model tech公司的modelsim、sysnopsys公司的vcs和cadence公司的nc-verilog以及nc-vhdl等軟件。雖然功能仿真不是fpga開發過程中的必需步驟,但卻是系統設計中最關鍵的一步。
      為了提高功能仿真的效率,需要建立測試平臺testbench,其測試激勵一般使用行為級hdl語言描述,其中rtl級模塊是可綜合的,它是行為級模塊的一個子集合。
      4) 綜合
      所謂綜合就是將較高級抽象層次的描述轉化成較低層次的描述。綜合優化根據目標與要求優化所生成的邏輯連接,使層次設計平面化,供fpga布局布線軟件進行實現。就目前的層次來看,綜合優化(synthesis)是指將設計輸入編譯成由與門、或門、非門、ram、觸發器等基本邏輯單元組成的邏輯連接網表,而并非真實的門級電路。真實具體的門級電路需要利用fpga制造商的布局布線功能,根據綜合后生成的標準門級結構網表來產生。為了能轉換成標準的門級結構網表,hdl程序的編寫必須符合特定綜合器所要求的風格。由于門級結構、rtl級的hdl程序的綜合是很成熟的技術,所有的綜合器都可以支持到這一級別的綜合。常用的綜合工具有synplicity公司的synplify/synplify pro軟件以及各個fpga廠家自己推出的綜合開發工具。
      5) 門級仿真
      也稱為綜合后仿真,綜合后仿真檢查綜合結果是否和原設計一致。在仿真時,把綜合生成的標準延時文件反標注到綜合仿真模型中去,可估計門延時帶來的影響。但這一步驟不能估計線延時,因此和布線后的實際情況還有一定的差距,并不十分準確。目前的綜合工具較為成熟,對于一般的設計可以省略這一步,但如果在布局布線后發現電路結構和設計意圖不符,則需要回溯到綜合后仿真來確認問題之所在。在功能仿真中介紹的軟件工具一般都支持綜合后仿真。
      6) 布局布線
      實現是將綜合生成的邏輯網表配置到具體的fpga芯片上,將工程的邏輯和時序與器件的可用資源匹配。布局布線是其中最重要的過程,布局將邏輯網表中的硬件原語和底層單元合理地配置到芯片內部的固有硬件結構上,并且往往需要在速度最優和面積最優之間作出選擇。布線根據布局的拓撲結構,利用芯片內部的各種連線資源,合理正確地連接各個元件。也可以簡單地將布局布線理解為對fpga內部查找表和寄存器資源的合理配置,布局可以被理解挑選可實現設計網表的最優的資源組合,而布線就是將這些查找表和寄存器資源以最優方式連接起來。
      目前,fpga的結構非常復雜,特別是在有時序約束條件時,需要利用時序驅動的引擎進行布局布線。布線結束后,軟件工具會自動生成報告,提供有關設計中各部分資源的使用情況。由于只有fpga芯片生產商對芯片結構最為了解,所以布局布線必須選擇芯片開發商提供的工具。
      7) 時序仿真
      是指將布局布線的延時信息反標注到設計網表中來檢測有無時序違規(即不滿足時序約束條件或器件固有的時序規則,如建立時間、保持時間等)現象。時序仿真包含的延遲信息最全,也最精確,能較好地反映芯片的實際工作情況。由于不同芯片的內部延時不一樣,不同的布局布線方案也給延時帶來不同的影響。因此在布局布線后,通過對系統和各個模塊進行時序仿真,分析其時序關系,估計系統性能,以及檢查和消除競爭冒險是非常有必要的。
      8) fpga板級調試
      通過編程器將布局布線后的配置文件下載至fpga中,對其硬件進行編程。配置文件一般為.pof或.sof文件格式,下載的方式包括as(主動)、ps(被動)、jtag(邊界掃描)等方式。
      邏輯分析儀(logic analyzer,la)是fpga設計的主要調試工具,但需要引出大量的測試管腳,且la價格昂貴。目前,主流的fpga芯片生產商都提供了內嵌的在線邏輯分析儀(如xilinx ise中的chipscope、altera quartusii中的signaltapii以及signalprob)來解決上述矛盾,它們只需要占用芯片少量的邏輯資源,具有很高的實用價值。
      上一個:立面防水面積大于和小于最低立面防水高度的區別是什么?
      下一個:102K 1KV X7R 1206電容型號推薦

      什么叫固態移動硬盤和機械盤,移動硬盤是固態的還是機械的
      什么是爬電比距?
      蘋果購買日期未驗證什么意思二手(蘋果購買日期未驗證什么意思耳機)
      iso安裝器下載(原版安裝器怎么用)
      怎么設置手機禁止呼入,安卓手機設置禁止呼入在哪里
      國際手勢操 怎么弄,ipad2435開啟多任務手勢嗎要越獄嗎怎么弄
      蘋果手機怎么投屏到電腦上面去(iphone手機如何投屏到電腦)
      如何鑒別普洱茶緊壓茶呢?
      bu縮寫是什么意思,i\/o是什么意思的縮寫
      架空送電線路模板定位方法
      成人无码区免费AⅤ片,日韩欧美中文字幕有码人妻在线,国产亚洲欧洲997久久综合,91麻豆国产对白在线精品

      <i id="1upou"></i>
        <track id="1upou"></track>
    4. <mark id="1upou"></mark>

      1. <source id="1upou"><ins id="1upou"></ins></source><bdo id="1upou"><li id="1upou"><delect id="1upou"></delect></li></bdo>

      2. <video id="1upou"></video>
      3. <strong id="1upou"><form id="1upou"><samp id="1upou"></samp></form></strong>